多圖紙電路圖的設計

第 6章多 圖 紙 電 路 圖 的 設 計 本 章 學 習 目 標本 章 主 要 以 實 例 , 介 紹 多 圖 紙 電 路 圖 的 繪 制 方法 , 以 達 到 以 下 學 習 目 標 :u理 解 平 坦 式 電 路 圖 的 概 念 與 掌 握 其 繪 制 方 法u理 解 層 次 性 原 理 圖 的 基 本 概 念 u掌 握 方 塊 電 路 的 繪 制 和 端 口 的 設 置 方 法 u掌 握 層 次 性 原 理 圖 的 繪 制 方 法 6.1平 坦 式 電 路 圖 電 路 圖 (一 ) 電 路 圖 (二 ) 電 路 圖 (三 ) 端 點 連 接 器 (Off Sheet Connector) 平 坦 式 電 路 圖 信 號 連 接 信 號 連 接 信 號 連 接 B B A A A 放 置 端 點 接 器 狀 態(tài) 端 點 接 器 屬 性 對 話 框 顏 色 設 定 對 話 框 箭 頭 樣 式 連 接 點 箭 頭 向 左 (指 向 連 接 點 ) 箭 頭 向 右 (離 開 連 接 點 ) 平 坦 式 電 路 圖 設 計 示 范 EA/VP 35 XTAL1 21 XTAL2 20 RESET 10 P3.2(INT0) 14 P3.3(INT1) 15 P3.4(T0) 16 P3.5(T1) 17 P1.0 2 P1.1 3 P1.2 4 P1.3 5 P1.4 6 P1.5 7 P1.6 8 P1.7 9 P0.0(AD0) 43 P0.1(AD1) 42 P0.2(AD2) 41 P0.3(AD3) 40 P0.4(AD4) 39 P0.5(AD5) 38 P0.6(AD6) 37 P0.7(AD7) 36 P2.0(A8) 24 P2.1(A9) 25 P2.2(A10) 26 P2.3(A11) 27 P2.4(A12) 28 P2.5(A13) 29 P2.6(A14) 30 P2.7(A15) 31 P3.7(RD) 19 P3.6(WR) 18 PSEN 32 ALE/P 33 P3.1(TXD) 13 P3.0(RXD) 11 U1 89C51-QCC 12 Y1 XTAL C2 30pF C3 30pF C1 10uF R1 10k VCC S1 SW-PB AD0 AD1 AD2 AD3 AD4 AD5 AD6 AD7 A8 A9 A10 A11 A12 A13 A14 A15 1 2 3 4 5 6 7 8 JP1 Port1 A8.15 AD0.7 VCC 28 GND 14 A0 10 A1 9 A2 8 A3 7 A4 6 A5 5 A6 4 A7 3 A8 25 A9 24 A10 21 A11 23 A12 2 A13 26 A14 27 A15 1 E 20 G/VPP 22 DQ1 11 DQ2 12 DQ3 13 DQ4 15 DQ5 16 DQ6 17 DQ7 18 DQ8 19 U3 27C512 A0 10 A1 9 A2 8 A3 7 A4 6 A5 5 A6 4 A7 3 A8 25 A9 24 A10 21 A11 23 A12 2 CS1 20 CS2 26 WE 27 OE 22 D0 11 D1 12 D2 13 D3 15 D4 16 D5 17 D6 18 D7 19 U4 6164 OE 1 LE 11 D1 3 Q1 2 D2 4 Q2 5 D3 7 Q3 6 D4 8 Q4 9 D5 13 Q5 12 D6 14 Q6 15 D7 17 Q7 16 D8 18 Q8 19 VCC 20 GND 10 U2 SN74AC373DW AD0 AD1 AD2 AD3 AD4 AD5 AD6 AD7 A0 A1 A2 A3 A4 A5 A6 A7 A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10 A11 A12 A13 A14 A15 A8 A9 A10 A11 A12 AD0 AD1 AD2 AD3 AD4 AD5 AD6 AD7 AD0 AD1 AD2 AD3 AD4 AD5 AD6 AD7 A0 A1 A2 A3 A4 A5 A6 A7 VCC A0.7 AD0.7 A8.15 VCC Vin 1 GND2 +5V 3 U5 MC7805T P1 DC 9V D2 Diode 1N4001 470uF C4 Cap Pol1 470uF C5 Cap Pol1 C6 0.1uF D1 LED2 R2 330 VCC 信 號 連 接 示 意 圖 POWER.SchDoc Ch4-1-1.SchDoc MEMORY.SchDoc 平 坦 式 電 路 圖 設 計 之 示 范 電 路 圖 AD0.7 VCC GND 至 所 有 電 路 至 所 有 電 路 AD0.7 A8.15 A8.15 ALE ALE PSEN PSEN WR WR RD RD 電 源 電 路 (POWER.SchDoc) CPU部 分 (CPU.SchDoc) 存 儲 電 路 (MEMORY.SchDoc) 6.2 層 次 原 理 圖 的 基 本 概 念 6.2.1 層 次 原 理 圖 設 計 必 要 性 對 于 復 雜 龐 大 的 電 路 系 統(tǒng) , 如 大 屏 幕 高 清 晰 數(shù) 字電 視 機 等 , 其 原 理 圖 和 PCB板 都 是 十 分 復 雜 的 , 不便 于 或 不 可 能 將 其 在 一 張 圖 紙 中 繪 制 完 成 , 同 時為 了 適 用 公 司 和 企 業(yè) 的 需 要 , 加 快 設 計 和 繪 制 的速 度 , 縮 短 產(chǎn) 品 的 研 發(fā) 周 期 , 往 往 是 以 幾 個 人 組成 的 群 組 形 式 分 工 合 作 進 行 設 計 和 繪 制 , 將 一 個復 雜 的 電 路 系 統(tǒng) 劃 分 為 多 個 子 系 統(tǒng) , 而 一 個 子 系統(tǒng) 又 可 能 劃 分 為 多 個 模 塊 , 這 樣 只 要 定 義 好 各 個模 塊 圖 紙 間 的 連 接 關 系 , 然 后 分 配 給 不 同 的 部 門或 個 人 分 開 設 計 繪 制 , 最 后 組 合 起 來 即 可 完 成整 個 復 雜 系 統(tǒng) 的 設 計 和 制 作 。
6.2.2 層 次 原 理 圖 的 基 本 概 念 層 次 性 原 理 圖 正 是 適 用 模 塊 化 設 計 需 要 而 應 運 而 生 的產(chǎn) 物 , 他 將 一 個 完 整 復 雜 的 設 計 項 目 分 割 為 幾 個 相對 獨 立 但 又 彼 此 連 接 的 圖 紙 , 并 可 分 開 同 時 進 行 設計 , 大 大 加 快 了 原 理 圖 的 設 計 繪 制 速 度 層 次 性 原 理 圖 : 將 復 雜 電 路 進 行 模 塊 化 的 劃 分 , 各電 路 模 塊 可 以 在 原 理 圖 中 表 示 為 電 路 方 塊 圖 , 各 方塊 圖 之 間 的 信 號 通 過 方 塊 圖 的 進 出 點 和 電 路 輸 入 輸出 點 來 實 現(xiàn) 的 一 種 模 塊 化 的 電 路 設 計 方 法 因 此 , 正 確 地 定 義 和 管 理 電 路 方 塊 圖 、 方 塊 圖進 出 點 和 電 路 輸 入 輸 出 點 是 層 次 電 路 圖 設 計 的關 鍵 電 路 方 塊 圖 是 整 個 電 路 設 計 的 一 部 分 , 它 包 含了 一 部 分 電 路 在 這 部 分 電 路 中 定 義 了 與 其 他電 路 部 分 的 輸 入 輸 出 點 , 其 對 應 的 電 路 方 塊 圖中 也 定 義 了 與 電 路 輸 入 輸 出 點 同 名 的 方 塊 圖 信號 進 出 點 , 所 有 同 名 的 電 路 輸 入 輸 出 點 和 方 塊圖 進 出 點 在 整 個 電 路 設 計 中 都 是 電 氣 連 接 的 。
如 圖 所 示 是 層 次 電 路 設 計 的 演 示 圖 在 該 圖 中包 含 了 兩 個 電 路 方 塊 圖 , 每 個 電 路 方 塊 圖 都 對應 相 應 的 電 路 , 注 意 電 路 演 示 圖 中 電 路 輸 入 輸出 點 和 方 塊 圖 進 出 點 之 間 的 關 系 層 次 式 電 路 圖 示 意 圖 電 路 圖 (一 ) 輸 入 輸 出 端 口 (Port) 信 號 連 接 信 號 連 接 信 號 連 接 電 路 圖 (三 ) 電 路 圖 (五 ) 電 路 圖 (四 ) 電 路 方 塊 圖 B 電 路 圖 (二 ) 電 路 方 塊 圖 A 電 路 方 塊 圖 D 電 路 方 塊 圖 C 信 號 連 接 輸 入 輸 出 端 口 (Port) 電 路 方 塊 圖 進 出 點(Sheet Entry ) 根 層 電 路 圖 (root) 6.2.3 層 次 性 原 理 圖 的 層 次 結 構 下 圖 表 明 了 層 次 性 原 理 圖 圖 紙 之 間 的 層 次 結 構 它 主 要 由 主 原 理 圖 和 各 子 原 理 圖 組 成 , 主 原 理 圖主 要 規(guī) 定 各 子 原 理 圖 之 間 的 連 接 關 系 , 而 子 原 理圖 則 集 中 體 現(xiàn) 各 模 塊 內(nèi) 部 具 體 的 電 路 結 構 。
電 路 方 塊 圖 屬 性 對 話 框 參 數(shù) 頁 放 置 一 個 電 路 方 塊 圖 電 路 方 塊 圖 進 出 點 屬 性 對 話 框 新 增 電 路 方 塊 圖 進 出 點 輸 入 輸 出 端 口 屬 性 對 話 框 信 號 連 接 示 意 圖 POWER.SchDoc Ch4-2.SchDoc 存 儲 電 路 MEMORY.SchDoc MEMORY.SchDoc AD0.7 A8.15 ALE PSEN WR RD 電 源 電 路 POWER.SchDoc 電 源 電 路 (POWER.SchDoc) CPU部 分 (Ch.SchDoc) 存 儲 電 路 (MEMORY.SchDoc) 啟 動 由 上 而 下 命 令 產(chǎn) 生 POWER.SchDoc內(nèi) 層 電路 產(chǎn) 生 MEMORY.SchDoc內(nèi) 層電 路 自 動 換 邊 啟 動 編 譯 命 令 完 成 編 譯 訊 息 面 板 啟 動 由 下 而 上 命 令 指 定 所 產(chǎn) 生 的 電 路 方 塊 圖 的電 路 圖 產(chǎn) 生 MEMORY.SchDoc內(nèi) 層電 路 POWER.SchDoc電 路 方 塊 圖之 屬 性 對 話 框 指 定 所 產(chǎn) 生 的 電 路 方 塊 圖 的電 路 圖 產(chǎn) 生 電 路 方 塊 圖 調(diào) 整 電 路 方 塊 圖 指 向 所 要 追 蹤 的 端 點 連 接 器 漫 遊 到 端 點 連 接 器 的 另 一 端 指 向 所 要 進 入 內(nèi) 層 的 電 路 方塊 圖 進 入 內(nèi) 層 電 路 跳 至 電 路 方 塊 圖 平 坦 式 電 路 圖 設 計 練 習 圖 一 平 坦 式 電 路 圖 設 計 練 習 圖 二 平 坦 式 電 路 圖 設 計 練 習 圖 三 層 次 式 電 路 圖 設 計 練 習 圖 一 層 次 式 電 路 圖 設 計 練 習 圖 二 層 次 式 電 路 圖 設 計 練 習 圖 三 P1.0/T2 1 P1.1/T2EX 2 P1.2/ECI 3 P1.3/CEX0 4 P1.4/CEX1 5 P1.5/CEX2 6 P1.6/CEX3 7 P1.7/CEX4 8 RST 9 P3.0/RxD 10 P3.1/TxD 11 P3.2/INT0 12 P3.3/INT1 13 P3.4/T0 14 P3.5/T1 15 P3.6/WR 16 P3.7/RD 17 XTAL2 18 XTAL1 19 VSS 20 P2.0/A8 21 P2.1/A9 22 P2.2/A10 23 P2.3/A11 24 P2.4/A12 25 P2.5/A13 26 P2.6/A14 27 P2.7/A15 28 PSEN 29 ALE/PROG 30 EA/VPP 31 P0.7/AD7 32 P0.6/AD6 33 P0.5/AD5 34 P0.4/AD4 35 P0.3/AD3 36 P0.2/AD2 37 P0.1/AD1 38 P0.0/AD0 39 VCC 40 U? P89C51RC2BN/01 D27O15 O39 GND10O515D38 O412 O719D03 D718D514O02 D413D14VCC20 D617OE1 O26LE11 O616U?SN74LS373N 1 2 Y1 XTAL 30pF C1 30pF C2 22uF C3 470 R13 2K R14 S? SW-PB GND GND VCC D0 D1 D2 D3 D4 D5 D6 D7 OE 19 DIR 1 A1 2 B1 18 A2 3 B2 17 A3 4 B3 16 A4 5 B4 15 A5 6 B5 14 A6 7 B6 13 A7 8 B7 12 A8 9 B8 11 VCC 20 GND 10 U1 SN74LS245N P10 P11 P12 P13 P14 P15 P16 P17 P10 P11 P12 P13 P14 P15 P16 P17 GND VCC com 3 f 9 g 10 e 1 d 2 com 8 c 4 DP 5 b 6 a 7 DLED0 470R1-R8 a a b b c c d d e e f f g g dp dp com 3 f 9 g 10 e 1 d 2 com 8 c 4 DP 5 b 6 a 7 DLED1 a b c d e f g dp com 3 f 9 g 10 e 1 d 2 com 8 c 4 DP 5 b 6 a 7 DLED2 a b c d e f g dp com 3 f 9 g 10 e 1 d 2 com 8 c 4 DP 5 b 6 a 7 DLED3 a b c d e f g dp Q1 9012 Q2 9012 Q3 9012 Q4 9012 10K R9 10K R10 10K R11 10K R12 VCCVCC VCC VCC p30p31 p34 p35 p30 p31 p34 p35 A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10 A11 A12 A13 A14 A15 IN31IN42IN53IN64IN75 START6 EOC7 D38 OE9 CLK10REF+12 D114D215REF-16 D017D418D519D620D721ALE22 ADD C23 ADD B24 ADD A25 IN026IN127IN228U6ADC0809N D0D1D2D3D4D5D6D7 12 3 U4A SN74LS08D 4 56 U4B SN74LS08D 1 2 U5A 4069 3 4 U5B 4069 56 U5C 4069 GND VCC A0 A1 A2 A15 1234567 8910P? Header 10 23 1 S1 SW-SPDT 20K VR1 VCC GND WR1 A122 A73 A64 A55 A46 A37 A28 A19 A010 Q011Q112Q213 GND14 Q315Q416Q517Q618Q719 CE20 A1021 OE22 A1123 A924 A825 A1326A1427 VCC28 U7 D(0.7) D(0.7) D(0.7) D0D1D2D3D4D5D6D7 A0A1A2A3A4A5A6A7A8 A9A10A11A12A13A14 A15 A(0.15) A(0.15) VCC GND 1. 方 塊 電 路 在 主 電 路 圖 中 為 了表 示 各 子 原 理 圖 之間 的 連 接 關 系 , 需要 有 代 表 各 子 原 理圖 的 符 號 圖 形 , 這就 是 方 塊 電 路 , 如圖 所 示 , 一 個 方 塊電 路 代 表 一 張 子 原理 圖 , 如 圖 中 的 方塊 電 路 代 表 子 原 理圖“ display.SchDoc” 。
方 塊 電 路 端 口方 塊 電 路 名 稱 方 塊 電 路 代 表 的 原理 圖 文 件 2. 方 塊 電 路 端 口 為 了 表 示 各 子 原 理 圖 之 間 的 電 氣 連接 關 系 , 各 方 塊 電 路 之 間 需 要 有 相互 連 接 的 電 氣 端 口 , 即 方 塊 電 路 端口 , 如 上 頁 圖 所 示 , 通 過 方 塊 電 路端 口 , 可 以 清 楚 的 表 達 和 實 現(xiàn) 各 子原 理 圖 之 間 的 電 氣 連 接 關 系 3. 方 塊 電 路 之 間 的 連 接 方 塊 電 路 代 表 的 是 子 原 理 圖 , 各 子原 理 圖 必 須 根 據(jù) 系 統(tǒng) 的 要 求 相 互 連接 , 才 能 構 成 實 用 的 電 路 系 統(tǒng) 為了 實 現(xiàn) 子 原 理 圖 之 間 的 電 氣 連 接 ,用 戶 只 需 將 方 塊 電 路 端 口 通 過 導 線或 總 線 連 接 起 來 即 可 如 下 頁 圖 所示 為 單 片 機 多 路 數(shù) 據(jù) 采 集 系 統(tǒng) 主 原理 圖 中 各 方 塊 電 路 的 組 成 和 連 接 關系 圖 單 片 機 多 路 數(shù) 據(jù) 采 集 系 統(tǒng) 主 原 理 圖 中各 方 塊 電 路 的 組 成 和 連 接 關 系 圖 P 1 0 . . 7 P 3 0 . . 5 FK1 display.SchDoc P 1 0 . . 7 P 3 0 . . 5 I N T 1 D 0 . . 7 W R R D A0.15 A L E FK2 CPU.SchDoc I N T 1 D 0 . . 7 W R R D A0.15 A L E FK3 AD.SchDoc A0.15 D0.7 R D W R FK4 Mem ory.SchDoc FK5 Power.SchDoc p 1 0 . . 7 p 3 0 . . 5 A0.15 I N T 1 R D W R A L E D0.7 各 方 塊 電 路 的 組 成 和 連 接 關 系 圖 中 方 塊 電 路 端 口 較 多 , 端 口 組 P10.7送往 顯 示 模 塊 子 原 理 圖 display.SchDoc作 為 數(shù)碼 管 的 段 顯 示 控 制 , 端 口 組 P30.5 送 往顯 示 模 塊 子 原 理 圖 display.SchDoc作 為 數(shù) 碼管 的 位 顯 示 控 制 。
端 口 組 A0.15為 地 址 總線 , 端 口 組 D0.7為 數(shù) 據(jù) 總 線 , 端 口 INT1為 中 斷 信 號 輸 入 端 口 , RD、 WR為 存 儲 器 和 AD轉(zhuǎn) 換 器 的 讀 、 寫 控 制 線 , 分 別 送 往 AD轉(zhuǎn) 換 模塊 子 原 理 圖 AD.SchLib和 存 儲 器 模 塊 子 原 理圖 Memory.SchLib , ALE端 口 為 AD轉(zhuǎn) 換 器 提供 時 鐘 信 號 4. 方 塊 電 路 與 子 原 理 圖 的 對 應 關 系 和 連 接 6.2 層 次 性 原 理 圖 的 設 計 方 法 根 據(jù) 原 理 圖 的 層 次 結 構 , 層 次 性 原 理 圖的 設 計 方 法 分 為 二 種 一 種 為 從 上 向 下 設 計 的 方 法 , 即 先 繪 制主 原 理 圖 中 的 方 塊 電 路 , 然 后 由 方 塊 電路 產(chǎn) 生 各 自 的 子 原 理 圖 , 然 后 分 別 繪 制各 子 原 理 圖 的 具 體 電 路 另 一 種 方 法 的 繪 制 順 序 剛 好 相 反 , 為 由下 往 上 設 計 的 方 法 , 即 先 設 計 好 各 子 原理 圖 , 然 后 由 各 子 原 理 圖 產(chǎn) 生 主 原 理 圖中 的 方 塊 電 路 。
單 片 機 多 路 數(shù) 據(jù) 采 集 系 統(tǒng)層 次 性 原 理 圖 設 計 方 法 本 章 將 采 用 從 上 向 下 設 計 的 方 法 繪 制 單 片 機 多路 數(shù) 據(jù) 采 集 系 統(tǒng) 的 層 次 性 原 理 圖 , 該 系 統(tǒng) 由 主原 理 圖 Parent.SchLib和 五 個 子 原 理 圖 組 成 , 分別 為 顯 示 模 塊 子 原 理 圖 display.SchDoc, CPU模塊 子 原 理 圖 CPU.SchLib, AD轉(zhuǎn) 換 模 塊 子 原 理 圖AD.SchLib, 存 儲 器 模 塊 子 原 理 圖Memory.SchLib, 以 及 電 源 模 塊 子 原 理 圖Power.SchLib, 原 理 圖 之 間 的 層 次 結 構 如 下 頁圖 所 示 單 片 機 多 路 數(shù) 據(jù) 采 集 系 統(tǒng)層 次 性 原 理 圖 結 構 6.2.1 從 上 而 下 設 計 層 次 原 理 圖 從 上 向 下 設 計 的 方 法 , 即 先 繪 制 主 原 理圖 中 的 方 塊 電 路 , 然 后 由 方 塊 電 路 產(chǎn) 生各 自 的 子 原 理 圖 , 然 后 分 別 繪 制 各 子 原理 圖 的 具 體 電 路 。
下 面 介 紹 具 體 的 繪 制過 程 1. 創(chuàng) 建 工 程 文 件 和 主 原 理 圖 文 件 根 據(jù) 前 面 章 節(jié) 介 紹 的方 法 , 建 立 工 程 文 件“ 多 路 單 片 機 數(shù) 據(jù) 采集 器 .PRJPCB” , 并新 建 原 理 圖 文 件 , 保存 為 Parent.SchLib,作 為 主 原 理 圖 如 圖所 示 采 用 從 上 向 下 設 計層 次 性 原 理 圖 , 各 子原 理 圖 雖 然 可 以 由 方塊 電 路 產(chǎn) 生 , 但 主 原理 圖 必 須 由 用 戶 新 建 2. 繪 制 方 塊 電 路 符 號 新 建 主 原 理 圖 后 , 就 可 以 在 主 原 理 圖中 放 置 代 表 各 子 原 理 圖 模 塊 的 方 塊 電路 , 下 面 以 繪 制 顯 示 模 塊 方 塊 電 路 為例 講 解 具 體 方 法 (1) 設 置 方 塊 電 路 屬 性 選 擇 原 理 圖 工 具中 的 繪 制 方 塊 電路 按 鈕 ,光 標 變 為 十 字 型 ,并 帶 出 一 個 方 塊電 路 的 虛 影 輪 廓 ,如 圖 所 示 方 塊 電 路 屬 性 按 鍵 盤 上 的 【 Tap】 鍵 , 彈 出 如 圖 所 示 的方 塊 電 路 屬 性 對 話 框 。
方 塊 電 路 屬 性 方 塊 電 路 屬 性 對 話 框 中 主 要 的 屬 性 有 : 【 Designator】 : 方 塊 電 路 序 號 , 和 元件 序 號 作 用 相 同 , 不 能 重 復 【 Filename】 : 文 件 名 , 即 方 塊 電 路 代表 的 子 原 理 圖 文 件 名 稱 , 最 好 不 要 采 用中 文 命 名 因 為 此 處 繪 制 顯 示 模 塊 的 方 塊 電 路 , 而且 是 第 一 個 方 塊 電 路 , 所 以 在【 Designator】 欄 輸 入 “ FK1” , 表 示 第一 個 方 塊 電 路 , 在 【 Filename】 輸 入“ display.SchDoc” , 表 示 顯 示 模 塊 (2) 繪 制 方 塊 電 路 移 動 光 標 到 合適 位 置 單 擊 鼠標 左 鍵 , 作 為方 塊 電 路 的 左上 角 端 點 , 此時 移 動 光 標 ,可 帶 出 方 塊 電路 , 當 方 塊 電路 大 小 合 適 時再 次 單 擊 鼠 標左 鍵 完 成 方 塊電 路 FK1的 繪 制 (3) 繪 制 其 它 方 塊 電 路 3. 放 置 方 塊 電 路 端 口 方 塊 電 路 繪 制 完 成 后 , 為 了 建 立 方塊 電 路 之 間 的 電 氣 連 接 , 必 須 為 方塊 電 路 添 加 方 塊 電 路 端 口 , 下 面 以放 置 顯 示 模 塊 方 塊 電 路 中 的 端 口“ P10.7” 為 例 講 解 具 體 放 置 方法 。
(1) 確 定 方 塊 電 路 端 口 要 放 置 在 哪 個 方 塊 電 路 選 擇 原 理 圖 工 具 中的 繪 制 方 塊 電 路 端口 按 鈕 ,出 現(xiàn) 十 字 型 光 標 ,將 光 標 移 到 要 放 置端 口 的 方 塊 電 路FK1中 的 放 置 位 置 ,單 擊 鼠 標 左 鍵 , 在光 標 下 出 現(xiàn) 方 塊 電路 端 口 的 虛 影 輪 廓 ,如 圖 所 示 (2) 設 置 方 塊 電 路 端 口 屬 性 方 塊 電 路 端 口 屬 性 對 話 框 中 主 要 的 屬 性 有 : 【 Name】 : 方 塊 電 路 端 口 的 名 稱 , 一 般 由字 母 和 數(shù) 字 組 成 注 意 : ( 1) 如 果 端 口 接 的 是 總 線 , 則 端 口 名 稱后 接 中 括 號 和 數(shù) 字 表 示 端 口 組 , 如 端 口 組P10.7表 示 端 口 P10 P17 ( 2) 對 于 單 片 機 的 總 線 和 引 腳 連 接 , 端 口名 稱 中 不 允 許 出 現(xiàn) “ .” 等 , 如 引 腳 P3.1只能 命 名 為 “ P31” 方 塊 電 路 端 口 屬 性 對 話 框 中 主 要 的 屬 性 有 :【 I/O Type】 : 端 口 信 號 輸 入 /輸 出 類 型 , 即 指 定 端 口 中信 號 的 流 向 。
有 如 下 幾 個 選 項 :【 Unspecified】 不 確 定 【 Input】 輸 入【 Output】 輸 出 【 Bidirectional】 雙 向【 Style】 : 方 塊 電 路 端 口 的 箭 頭 方 向 , 一 般 用 于 指 明 端口 中 信 號 的 流 向 , 是 端 口 信 號 輸 入 /輸 出 類 型 的 外 在 表現(xiàn) 形 式 , 有 如 下 幾 種 類 型 :【 None(Horizontal)】 :水 平 方 向 沒 有 箭 頭【 Left】 : 箭 頭 向 左 【 Right】 : 箭 頭 向 右 【 Left_ Right】 : 左 右 雙 向【 None(Vertical)】 垂 直 方 向 沒 有 箭 頭 【 Top】 : 箭 頭 向 上【 Bottom】 : 箭 頭 向 下 【 Top_ Bottom】 : 上 下 雙 向 根 據(jù) 實 際 需 要 , 本 例 FK1中 要 添 加的 端 口 連 線 為 總 線 , 且 連 接 的 為 單片 機 的 P1端 口 , 所 以 【 Name】 屬 性欄 設 置 為 端 口 組 “ P10.7” , 表示 該 端 口 組 包 含 P10 P17八 個 端 口 。
而 該 端 口 將 信 號 送 入 方 塊 電 路 中 控制 數(shù) 碼 管 的 各 段 , 所 以 【 I/O Type】中 設 置 為 【 Input】 輸 入 類 型 , 而【 Style】 欄 設 置 為 【 Left】 4. 連 接 方 塊 電 路 端 口 , 添 加 網(wǎng) 絡 標 號 放 置 了 方 塊 電 路 端 口 , 只 是 為 方 塊電 路 之 間 的 連 接 提 供 了 通 道 , 但 還 必 須根 據(jù) 電 路 原 理 用 導 線 或 總 線 將 各 端 口 連接 起 來 繪 制 導 線 和 總 線 的 方 法 前 面 章節(jié) 已 有 介 紹 , 請 參 考 前 面 章 節(jié) 同 時 還 要 為 各 連 接 導 線 添 加 網(wǎng) 絡 標號 一 般 網(wǎng) 絡 標 號 的 名 稱 和 方 塊 電 路 端口 名 稱 取 得 一 致 連 接 好 導 線 并 添 加 了網(wǎng) 絡 標 號 的 方 塊 電 路 端 口 如 下 頁 圖 所 示 ,至 此 主 原 理 圖 繪 制 完 成 繪 制 連 接 導 線 ( 或 總 線 ) 并 添 加 網(wǎng) 絡 標 號 P 1 0 . . 7 P 3 0 . . 5 FK1 display.SchDoc P 1 0 . . 7 P 3 0 . . 5 I N T 1 D 0 . . 7 W R R D A0.15 A L E FK2 CPU.SchDoc I N T 1 D 0 . . 7 W R R D A0.15 A L E FK3 AD.SchDoc A0.15 D0.7 R D W R FK4 Mem ory.SchDoc FK5 Power.SchDoc p 1 0 . . 7 p 3 0 . . 5 A0.15 I N T 1 R D W R A L E D0.7 5. 產(chǎn) 生 并 繪 制 顯 示 模 塊 子 原 理 圖 完 成 主 原 理 圖 的 繪 制 后 , 就 可 以 由各 方 塊 電 路 產(chǎn) 生 各 自 相 應 的 子 原 理圖 。
下 面 以 產(chǎn) 生 顯 示 模 塊 子 原 理 圖display.SchDoc為 例 , 介 紹 由 方 塊電 路 產(chǎn) 生 子 原 理 圖 的 方 法 1)由 方 塊 電 路 產(chǎn) 生 子 原 理 圖 菜 單 2)是 否 反 轉(zhuǎn) 端 口 的 輸 入 /輸 出 方 向 彈 出 如 圖 所 示的 是 否 反 轉(zhuǎn) 端口 的 輸 入 /輸出 方 向 對 話 框 ,點 擊 【 NO】 按鈕 不 反 轉(zhuǎn) 端 口的 輸 入 /輸 出方 向 3)產(chǎn) 生 新 的 子 原 理 圖display.SchDoc 如 圖 所 示 , 同 時 還 自 動 產(chǎn) 生 了 與 方 塊 電 路 端 口 屬 性一 致 的 原 理 圖 端 口 原 理 圖 端 口 繪 制 顯 示 模 塊 子 原 理 圖 display.SchDoc P 10.7 P 30.5 A 0 2 A 1 3 A 2 4 A 3 5 A 4 6 A 5 7 A 6 8 A 7 9 B0 18 B1 17 B2 16 B3 15 B4 14 B5 13 B6 12 B7 11 E 19 D IR 1 74L S245 U 1 a 7 b 6 c 4 d 2 e 1 f 9 g 10 dp 5 c o m 3 c o m 8 D L E D 2 a 7 b 6 c 4 d 2 e 1 f 9 g 10 dp 5 c o m 3 c o m 8 D L E D 1 2K R9 2K R10 a a b b c c d d e e f f g g dp dp dp a b c d e f g V CC V CC a 7 b 6 c 4 d 2 e 1 f 9 g 10 dp 5 c o m 3 c o m 8 D L E D 3 2K R11 dp a b c d e f g V CC a 7 b 6 c 4 d 2 e 1 f 9 g 10 dp 5 c o m 3 c o m 8 D L E D 4 2K R12 dp a b c d e f g V CC P 10 P 11 P 12 P 13 P 14 P 15 P 16 P 17 P 3 0 P 3 1 P 3 4 P 3 5 R1-R8 470 P 10.7 P 30.5 9012 Q 2 9012 Q 1 9012 Q 3 9012 Q 4 繪 制 過 程 中 注 意 以 下 幾 點 : ( 1) 將 端 口 組 P10.7和 P30.5用 總線 引 出 , 并 連 接 到 其 它 元 件 引 腳 , 并 分別 為 總 線 添 加 網(wǎng) 絡 標 號 P10.7和P30.5, 為 各 總 線 分 支 也 添 加 相 應 的網(wǎng) 絡 標 號 。
2) 數(shù) 碼 管 DLEE1 DLED4采 用 第 三 章 自制 的 原 理 圖 元 件 , 因 此 必 須 先 將 該 原 理圖 庫 “ 自 制 原 理 圖 庫 .Schlib” 添 加 到庫 文 件 面 板 4) 產(chǎn) 生 并 繪 制 CPU模 塊 子 原 理 圖 P 10.7 P 30.5 IN T 1 D 0.7 W R RD A 0.15 A L E E A /V P 31 X 1 19 X 2 18 RE SE T 9 RD 17 W R 16 IN T 0 12 IN T 1 13 T 0 14 T 1 15 P 10 1 P 11 2 P 12 3 P 13 4 P 14 5 P 15 6 P 16 7 P 17 8 P 00 39 P 01 38 P 02 37 P 03 36 P 04 35 P 05 34 P 06 33 P 07 32 P 20 21 P 21 22 P 22 23 P 23 24 P 24 25 P 25 26 P 26 27 P 27 28 P SE N 29 A L E /P 30 T X D 11 RX D 10 89C51 U 2 D 0 3 Q 0 2 D 1 4 Q 1 5 D 2 7 Q 2 6 D 3 8 Q 3 9 D 4 1 3 Q 4 1 2 D 5 1 4 Q 5 1 5 D 6 1 7 Q 6 1 6 D 7 1 8 Q 7 1 9 O E 1 L E 1 1 74L S373 U 3 33pf C1 33pf C2 470 R13 2k R14 S1 V CC + 5V P 10.7 P 10 P 11 P 12 P 13 P 14 P 15 P 16 P 17 P 34 P 35 P 30 P 31 P 30.5 D 0.7 D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 A 0.15 A 0 A 1 A 2 A 3 A 4 A 5 A 6 A 7 A 8 A 9 A 10 A 11 A 12 A 13 A 14 A 15 22uF C3 1 2 6M H z Y 1 繪 制 過 程 中 注 意 以 下 幾 點 : ( 1) 元 件 U2為 CPU, 型 號 為 89C51, 它 屬 于 8051系 列 的 單 片 機 ,原 理 圖 符 號 和 8031一 致 , 可 以 在 庫 中 查 找 到 8031的 原 理 圖 符號 并 放 置 在 圖 紙 中 。
2) 元 件 Y1為 晶 體 振 蕩 器 , 位 于 Miscellaneous Devices.IntLib集 成 元 件 庫 , 原 理 圖 元 件 名 稱 為 “ XTAL” 3) 元 件 S1為 按 鍵 開 關 , 也 位 于 Miscellaneous Devices.IntLib集 成 元 件 庫 , 原 理 圖 元 件 名 稱 為 “ SW-PB” 4) 連 線 中 注 意 圖 中 端 口 較 多 , 端 口 組 P10.7送 往 顯 示 模塊 作 為 數(shù) 碼 管 的 段 顯 示 控 制 , 端 口 組 P30.5 送 往 顯 示 模塊 子 原 理 圖 display.SchDoc作 為 數(shù) 碼 管 的 位 顯 示 控 制 端 口組 A0.15為 地 址 總 線 , 端 口 組 D0.7為 數(shù) 據(jù) 總 線 , 端 口INT1為 中 斷 信 號 輸 入 端 口 , RD、 WR為 存 儲 器 和 AD轉(zhuǎn) 換 器 的 讀 、寫 控 制 線 , 分 別 送 往 AD轉(zhuǎn) 換 模 塊 子 原 理 圖 AD.SchLib和 存 儲器 模 塊 子 原 理 圖 Memory.SchLib , ALE端 口 為 AD轉(zhuǎn) 換 器 提 供 時 鐘 信 號 。
5) 產(chǎn) 生 并 繪 制 AD轉(zhuǎn) 換 模 塊 子 原 理 圖 IN T 1 D 0 .7 W R R D A 0 .1 5 A L E IN -0 2 6 m sb 2 -1 2 1 2 -2 2 0 IN -1 2 7 2 -3 1 9 2 -4 1 8 IN -2 2 8 2 -5 8 2 -6 1 5 IN -3 1 2 -7 1 4 lsb 2 -8 1 7 IN -4 2 E O C 7 IN -5 3 A D D -A 2 5 IN -6 4 A D D -B 2 4 A D D -C 2 3 IN -7 5 A L E 2 2 re f(-) 1 6 E N A B L E 9 ST A R T 6 re f(+ ) 1 2 C L O C K 1 0 A D C 0 8 0 9 U 6 2 0 K V R 1 1 2 3 7 4 A L S0 8 U 4 A 3 4 4 0 6 9 U 5 B 1 2 4 0 6 9 U 5 A 4 5 6 7 4 L S0 8 U 4 B 56 4 0 6 9 U 5 C V C C V C C A 0 A 1 A 2 A 0 .1 5 A 1 5 D 0 .7 D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 1 2 3 4 5 6 7 8 9 1 0 H e a d e r 1 0 H JP 1 V C C SW -SP D T S2 繪 制 過 程 中 注 意 以 下 幾 點 U5為 反 相 器 4069, U4為 二 輸 入 與 門 74LS08,它 們 都 是 數(shù) 字 集 成 電 路 , 可 以 利 用 查 找 元 件的 方 法 找 到 , 但 數(shù) 字 電 路 的 原 理 圖 元 件 和 放置 方 法 比 較 特 殊 。
AD轉(zhuǎn) 換 器 ADC0809可 以 用 查 找 的 方 法 找 到 , 可能 不 同 公 司 提 供 的 原 理 圖 元 件 管 腳 的 排 列 方式 不 同 , 不 一 定 強 求 完 全 和 原 圖 完 全 相 同 6) 產(chǎn) 生 和 繪 制 存 儲 器 模 塊 子 原 理 圖 A 0 .1 5 D 0 .7 R D W RW R 1 A 1 2 2 A 7 3 A 6 4 A 5 5 A 4 6 A 3 7 A 2 8 A 1 9 A 0 1 0 Q 0 1 1 Q 1 1 2 Q 2 1 3 G N D 1 4 Q 3 1 5 Q 4 1 6 Q 5 1 7 Q 6 1 8 Q 7 1 9 C E 2 0 A 1 0 2 1 O E 2 2 A 1 1 2 3 A 9 2 4 A 8 2 5 A 1 3 2 6 A 1 4 2 7 V C C 2 8 2 6 2 5 6 U 7 A 0 A 1 A 2 A 3 A 4 A 5 A 6 A 7 A 8 A 9 A 1 0 A 1 1 A 1 2 A 1 3 A 1 4 A 1 5 A 0 .1 5 D 0 .7 D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 V C C 繪 制 過 程 中 注 意 繪 制 過 程 中 注 意 RAM存 儲 器 U7( 26256)在 原 理 圖 庫 中 查 找 不 到 , 但 可 以 找 到ROM存 儲 器 M27256-25F1, M27256與26256唯 一 的 不 同 在 于 第 1管 腳 的 名 稱 ,ROM存 儲 器 M27256第 1管 腳 為 編 程 管 腳“ VPP” , 而 RAM存 儲 器 26256第 1管 腳 為寫 管 腳 “ ” ,所 以 可 以 采 取 前 面所 講 的 在 原 理 圖 直 接 修 改 管 腳 的 方 法 修改 。
WR 7)產(chǎn) 生 繪 制 電 源 模 塊 子 原 理 圖 V i n 1 G N D 2 V o u t 3 7 8 0 5 U 8 V C C 1 0 0 0 u F C 5 1 0 0 u F C 7 1 0 0 0 p F C 4 1 0 0 0 p F C 6 + 9 V 6.2.2 從 下 而 上 設 計 層 次 原 理 圖 本 節(jié) 將 介 紹 采 用 從 下 而 上 的 方 法 繪制 單 片 機 電 機 控 制 系 統(tǒng) 原 理 圖 , 該系 統(tǒng) 由 主 原 理 圖 “ 電 機 控 制 主 電路 .SchLib” 和 三 個 子 原 理 圖 組 成 ,分 別 為 CPU模 塊 子 原 理 圖 “ 電 機 控制 CPU.SchLib” , 直 流 電 機 控 制 模塊 子 原 理 圖 “ 直 流 電 機 控制 .SchLib” , 步 進 電 機 控 制 模 塊子 原 理 圖 “ 步 進 電 機 控 制 .SchLib” 單 片 機 電 機 控 制 系 統(tǒng) 層 次 原 理 圖 結 構 圖 從 下 而 上 繪 制 層 次 原 理 圖 的 步 驟 采 用 從 下 而 上 的 方 法 繪 制 層 次 原 理 圖的 步 驟 : 先 分 別 繪 制 各 子 原 理 圖 ,然 后 由 各 子 原 理 圖 產(chǎn) 生 主 原 理 圖 中的 方 塊 電 路 , 最 后 完 成 方 塊 電 路 之間 的 連 線 。
下 面 以 繪 制 單 片 機 電 機控 制 系 統(tǒng) 層 次 原 理 圖 為 例 , 介 紹 從下 而 上 繪 制 層 次 原 理 圖 的 具 體 步 驟 1. 繪 制 CPU模 塊 子 原 理 圖 新 建 一 個 工 程 文 件 , 并 保 存 為 “ 層次 電 路 電 機 控 制 .PRJPCB” , 在 其下 面 新 建 并 繪 制 CPU模 塊 子 原 理 圖“ 電 機 控 制 CPU.SchLib” 電 機 控 制 CPU.SchLib EA/VP 31 X1 19 X2 18 RESET 9 RD 17 WR 16 INT0 12 INT1 13 T0 14 T1 15 P10 1 P11 2 P12 3 P13 4 P14 5 P15 6 P16 7 P17 8 P00 39 P01 38 P02 37 P03 36 P04 35 P05 34 P06 33 P07 32 P20 21 P21 22 P22 23 P23 24 P24 25 P25 26 P26 27 P27 28 PSEN 29 ALE/P 30 TXD 11 RXD 10 89C51 U1 6M Y133pF C1 33pF C2 22uF C3 470 R1 2k R2 SW-PB S1 +5v +5V P2.7 P2.6 P20 P21 P22 P23 放 置 原 理 圖 電 路 端 口 使 用 原 理 圖 工 具 中的 原 理 圖 電 路 端 口工 具 繪 制 ,注 意 和 方 塊 電 路 端口 工 具 相 區(qū) 別 , 它的 屬 性 對 話 框 如 圖所 示 , 其 參 數(shù) 含 義和 設 置 方 法 卻 和 方塊 電 路 端 口 基 本 相同 2. 繪 制 直 流 電 機 控 制 模 塊 子 原 理 圖 2 2 0 R 3 2 2 0 R 4 V C C 1 2 3 7 4 L S 0 8 U 3 A 4 5 6 7 4 A L S 0 8 U 3 B 1 2 4 0 6 9 U 2 A 2 n 2 C 5 2 n 2 C 4 12 J 1 P 2 6 P 2 7 T I P 4 2 Q 4 T I P 4 2 Q 2 T I P 4 1 Q 1 T I P 4 1 Q 3 3. 繪 制 步 進 電 機 控 制 模 塊 子 原 理 圖 1K R5 1K R6 1K R7 1K R8 V CC 2n2 C6 1 2 3 4 5 J2 P 20 P 21 P 22 P 23 TIP 42 Q 5 TIP 42 Q 6 TIP 42 Q 7 TIP 42 Q 8 4. 新 建 主 原 理 圖 , 并 產(chǎn) 生 各 子 原 理 圖 的 方 塊 符 號 執(zhí) 行 【 Design】 /【 Create Symbol Form Sheet】 從子 原 理 圖 產(chǎn) 生 原理 圖 符 號 菜 單 命令 , 彈 出 如 圖 所示 的 選 擇 子 原 理圖 對 話 框 , 選 擇要 產(chǎn) 生 原 理 圖 符號 的 子 原 理 圖 ,如 圖 中 選 擇 “ 電機 控 制CPU.SchLib” ,點 擊 【 OK】 按 鈕 。
產(chǎn) 生 的 電 機 控 制 CPU模 塊 原 理 圖 符 號 彈 出 右 圖 所 示 的 是否 反 轉(zhuǎn) 端 口 的 輸 入/輸 出 方 向 對 話 框 ,點 擊 【 NO】 按 鈕 不反 轉(zhuǎn) 端 口 的 輸 入 /輸 出 方 向 , 從 而 產(chǎn)生 了 電 機 控 制 CPU模 塊 的 原 理 圖 符 號 ,并 放 置 到 主 原 理 圖的 合 適 位 置 , 如 圖所 示 P 2 .7 P 2 .6 P 2 0 P 2 1 P 2 2 P 2 3 電 機 控 制 C P U 電 機 控 制 C P U .S C H D O C 產(chǎn) 生 直 流 電 機 控 制 模 塊步 進 電 機 控 制 模 塊 的 原 理 圖 符 號 P 2 . 7 P 2 . 6 P 2 0 P 2 1 P 2 2 P 2 3 電 機 控 制 C P U 電 機 控 制 C P U . S C H D O C P 2 0 P 2 1 P 2 2 P 2 3 步 進 電 機 控 制 步 進 電 機 控 制 . S C H D O C P 2 6 P 2 7 直 流 電 機 控 制 直 流 電 機 控 制 . S C H D O C 5. 完 成 方 塊 電 路 符 號 之 間 的 連 接 P 2 . 7 P 2 . 6 P 2 0 P 2 1 P 2 2 P 2 3 電 機 控 制 C P U 電 機 控 制 C P U . S C H D O C P 2 0 P 2 1 P 2 2 P 2 3 步 進 電 機 控 制 步 進 電 機 控 制 . S C H D O C P 2 6 P 2 7 直 流 電 機 控 制 直 流 電 機 控 制 . S C H D O C 6.2.3 利 用 導 航 欄 實 現(xiàn) 層 次 性 原 理圖 之 間 的 轉(zhuǎn) 換 層 次 性 原 理 圖 之 間 的 轉(zhuǎn) 換 是 指 從 主原 理 圖 切 換 到 某 方 塊 電 路 對 應 的 子原 理 圖 上 , 或 者 從 某 一 子 原 理 圖 回到 其 主 原 理 圖 對 應 的 方 塊 電 路 圖 中 ,此 時 可 以 利 用 Protel DXP提 供 的 導航 欄 實 現(xiàn) 。
打 開 導 航 欄 如 果 導 航 欄 沒 有 打 開 ,可 以 執(zhí) 行 菜 單 命 令【 View】 視 圖 /【 Workspace Panels】工 作 區(qū) 面 板 /【 Navigator】 導 航欄 , 打 開 如 圖 所 示的 導 航 欄 6.2.4 編 譯 層 次 性 原 理 圖 在 圖 中 點 擊 【 Compile】 編 譯 按 鈕 , 對層 次 性 原 理 圖 進 行 編 譯 , 這 也 是 編 譯原 理 圖 的 另 一 種 方 法 6.2.5 實 現(xiàn) 層 次 性 原 理 圖 之 間 的 轉(zhuǎn) 換 層 次 性 原 理 圖 經(jīng) 過 編 譯 后 , 將 在 導 航 欄中 顯 示 出 層 次 性 電 路 的 層 次 結 構 , 主 原理 圖 位 于 最 上 層 , 其 下 部 是 并 列 的 四 個子 原 理 圖 , 可 以 分 別 點 擊 各 原 理 圖 名 稱實 現(xiàn) 原 理 圖 之 間 的 切 換 ( 1) 從 主 原 理 圖 的 方 塊 電 路 轉(zhuǎn) 換 到 子 原 理 圖 點 擊 【 Hierarchy】 按 鈕 , 光 標 變?yōu)?十 字 型 , 在 主 原 理 圖 中 單 擊 子 原理 圖 相 應 的 方 塊 電 路 , 即 可 打 開 方塊 電 路 對 應 的 子 原 理 圖 。
( 2) 從 子 原 理 圖 轉(zhuǎn) 換 到 主 原 理 圖 點 擊 【 Hierarchy】 按 鈕 , 光 標 變?yōu)?十 字 型 , 單 擊 子 原 理 圖 中 的 某 一個 原 理 圖 電 路 端 口 , 編 輯 器 將 自 動切 換 到 主 原 理 圖 中 , 且 光 標 停 留 在子 原 理 圖 電 路 端 口 對 應 的 方 塊 電 路端 口 上 上 機 實 訓繪 制 數(shù) 碼 搶 答 器 層 次 性 原 理 圖 1. 上 機 任 務 利 用 從 上 而 下 繪 制 層 。