VHDL語(yǔ)言 第2章 PLD硬件特性與編程技術(shù)

上傳人:痛*** 文檔編號(hào):154589475 上傳時(shí)間:2022-09-21 格式:PDF 頁(yè)數(shù):24 大?。?09.97KB
收藏 版權(quán)申訴 舉報(bào) 下載
VHDL語(yǔ)言 第2章 PLD硬件特性與編程技術(shù)_第1頁(yè)
第1頁(yè) / 共24頁(yè)
VHDL語(yǔ)言 第2章 PLD硬件特性與編程技術(shù)_第2頁(yè)
第2頁(yè) / 共24頁(yè)
VHDL語(yǔ)言 第2章 PLD硬件特性與編程技術(shù)_第3頁(yè)
第3頁(yè) / 共24頁(yè)

下載文檔到電腦,查找使用更方便

10 積分

下載資源

還剩頁(yè)未讀,繼續(xù)閱讀

資源描述:

《VHDL語(yǔ)言 第2章 PLD硬件特性與編程技術(shù)》由會(huì)員分享,可在線閱讀,更多相關(guān)《VHDL語(yǔ)言 第2章 PLD硬件特性與編程技術(shù)(24頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。

1、EDAEDA技術(shù)與技術(shù)與技術(shù)與技術(shù)與VHDLVHDL第2章第2章PLDPLDPLDPLD硬件特性與編程技術(shù)硬件特性與編程技術(shù)硬件特性與編程技術(shù)硬件特性與編程技術(shù)K KX康芯科技康芯科技K KX康芯科技康芯科技2.1 PLD 概述2.1 PLD 概述圖圖2-1 基本基本PLD器件的原理結(jié)構(gòu)圖器件的原理結(jié)構(gòu)圖輸入緩沖電路與陣列或陣列輸出緩沖電路輸入輸出K KX康芯科技康芯科技2.1.1 PLD的發(fā)展歷程2.1.1 PLD的發(fā)展歷程熔絲編程的熔絲編程的PROM和和PLA器件器件AMD公司推出公司推出PAL器件器件GAL器件器件FPGA器件器件EPLD器件器件CPLD器件器件內(nèi)嵌復(fù)雜功能模塊的內(nèi)嵌復(fù)雜

2、功能模塊的SoPC20世紀(jì)世紀(jì)70年代年代20世紀(jì)世紀(jì)70年代末年代末20世紀(jì)世紀(jì)80年代初年代初20世紀(jì)世紀(jì)80年代中期年代中期20世紀(jì)世紀(jì)80年代末年代末進(jìn)入進(jìn)入20世紀(jì)世紀(jì)90年代后年代后2.1 PLD 概述概述K KX康芯科技康芯科技2.1.2 PLD的分類2.1.2 PLD的分類 可編程邏輯器件(PLD)簡(jiǎn)單 PLD 復(fù)雜 PLD PROMPALPLAGAL CPLD FPGA 圖圖2-2 按集成度按集成度(PLD)分類分類2.1 PLD 概述概述K KX康芯科技康芯科技2.1.2 PLD的分類2.1.2 PLD的分類1熔絲熔絲(Fuse)型器件。型器件。2反熔絲反熔絲(Anti-f

3、use)型器件。型器件。3EPROM型。稱為紫外線擦除電可編程邏輯器件。型。稱為紫外線擦除電可編程邏輯器件。4EEPROM型。型。5SRAM型。型。6Flash型。型。2.1 PLD 概述概述從編程工藝上劃分:從編程工藝上劃分:K KX康芯科技康芯科技2.2 低密度PLD可編程原理2.2 低密度PLD可編程原理2.2.1 電路符號(hào)表示2.2.1 電路符號(hào)表示圖圖2-3 常用邏輯門符號(hào)與現(xiàn)有國(guó)標(biāo)符號(hào)的對(duì)照常用邏輯門符號(hào)與現(xiàn)有國(guó)標(biāo)符號(hào)的對(duì)照K KX康芯科技康芯科技2.2.1 電路符號(hào)表示2.2.1 電路符號(hào)表示圖圖2-4 PLD的互補(bǔ)緩沖器圖的互補(bǔ)緩沖器圖2-5 PLD的互補(bǔ)輸入圖的互補(bǔ)輸入圖2-

4、6 PLD中與陣列表示中與陣列表示圖圖2-7 PLD中或陣列的表示圖中或陣列的表示圖2-8 陣列線連接表示陣列線連接表示K KX康芯科技康芯科技2.2.2 PROM 2.2.2 PROM 圖圖2-9 PROM基本結(jié)構(gòu)基本結(jié)構(gòu)地址譯碼器存儲(chǔ)單元陣列0A1A1nA0W1W1pW0F1F1mFnp2=2.2 低密度PLD可編程原理2.2 低密度PLD可編程原理K KX康芯科技康芯科技2.2.2 PROM 2.2.2 PROM 與陣列(不可編程)或陣列(可編程)0A1A1nA0W1W1pW0F1F1mFnp2=圖圖2-10 PROM的邏輯陣列結(jié)構(gòu)的邏輯陣列結(jié)構(gòu)2.2 低密度PLD可編程原理2.2 低密

5、度PLD可編程原理K KX康芯科技康芯科技2.2.2 PROM 2.2.2 PROM 圖圖2-11 PROM表達(dá)的表達(dá)的PLD陣列圖陣列圖與陣列(固定)或陣列(可編程)0A1A1A1A0A0A1F0F1010AACAAS=2.2 低密度PLD可編程原理2.2 低密度PLD可編程原理K KX康芯科技康芯科技2.2.2 PROM 2.2.2 PROM 圖圖2-12 用用PROM完成半加器邏輯陣列完成半加器邏輯陣列01110100AAFAAAAF=+=與陣列(固定)或陣列(可編程)0A1A1A1A0A0A1F0F2.2 低密度PLD可編程原理2.2 低密度PLD可編程原理K KX康芯科技康芯科技2.

6、2.3 PLA 2.2.3 PLA 圖圖2-13 PLA邏輯陣列示意圖邏輯陣列示意圖與陣列(可編程)或陣列(可編程)0A1A1A1A0A0A1F0F2.2 低密度PLD可編程原理2.2 低密度PLD可編程原理K KX康芯科技康芯科技2.2.3 PLA 2.2.3 PLA 圖圖2-14 PLA與與 PROM的比較的比較0A1A1F0F2A2F0A1A1F0F2A2F2.2 低密度PLD可編程原理2.2 低密度PLD可編程原理K KX康芯科技康芯科技2.2.4 PAL 2.2.4 PAL 圖圖2-15 PAL結(jié)構(gòu)圖結(jié)構(gòu)圖2-16 PAL的常用表示的常用表示0A1A1F0F0A1A1F0F2.2 低

7、密度PLD可編程原理2.2 低密度PLD可編程原理K KX康芯科技康芯科技2.2.5 GAL 2.2.5 GAL 2.2 低密度PLD可編程原理2.2 低密度PLD可編程原理GAL即通用陣列邏輯器件,首次在PLD上采用了EEPROM工藝,使得GAL具有電可擦除重復(fù)編程的特點(diǎn),徹底解決了熔絲型可編程器件的一次可編程問(wèn)題。GAL在“與-或”陣列結(jié)構(gòu)上沿用了PAL的與陣列可編程、或陣列固定的結(jié)構(gòu),但對(duì)PAL的輸出I/O結(jié)構(gòu)進(jìn)行了較大的改進(jìn),在GAL的輸出部分增加了輸出邏輯宏單元OLMC(Output Macro Cell)。GAL即通用陣列邏輯器件,首次在PLD上采用了EEPROM工藝,使得GAL具

8、有電可擦除重復(fù)編程的特點(diǎn),徹底解決了熔絲型可編程器件的一次可編程問(wèn)題。GAL在“與-或”陣列結(jié)構(gòu)上沿用了PAL的與陣列可編程、或陣列固定的結(jié)構(gòu),但對(duì)PAL的輸出I/O結(jié)構(gòu)進(jìn)行了較大的改進(jìn),在GAL的輸出部分增加了輸出邏輯宏單元OLMC(Output Macro Cell)。K KX康芯科技康芯科技圖圖2-19 MAX7128S的結(jié)構(gòu)的結(jié)構(gòu)1邏輯陣列塊(LAB)1邏輯陣列塊(LAB)2.3 CPLD的結(jié)構(gòu)與可編程原理2.3 CPLD的結(jié)構(gòu)與可編程原理K KX康芯科技康芯科技2宏單元2宏單元全局時(shí)鐘信號(hào)全局時(shí)鐘信號(hào)由高電平有效的時(shí)鐘信號(hào)使能用乘積項(xiàng)實(shí)現(xiàn)一個(gè)陣列時(shí)鐘全局時(shí)鐘信號(hào)全局時(shí)鐘信號(hào)由高電平有

9、效的時(shí)鐘信號(hào)使能用乘積項(xiàng)實(shí)現(xiàn)一個(gè)陣列時(shí)鐘2.3 CPLD的結(jié)構(gòu)與可編程原理2.3 CPLD的結(jié)構(gòu)與可編程原理邏輯陣列邏輯陣列MAX7000系列中的宏單元MAX7000系列中的宏單元乘積項(xiàng)選擇矩陣乘積項(xiàng)選擇矩陣可編程寄存器可編程寄存器K KX康芯科技康芯科技2.3 CPLD的結(jié)構(gòu)與可編程原理2.3 CPLD的結(jié)構(gòu)與可編程原理圖圖2-18 MAX7000系列的單個(gè)宏單元結(jié)構(gòu)系列的單個(gè)宏單元結(jié)構(gòu)K KX康芯科技康芯科技4可編程連線陣列(PIA)4可編程連線陣列(PIA)圖圖2-22 PIA信號(hào)布線到信號(hào)布線到LAB的方式的方式2.3 CPLD的結(jié)構(gòu)與可編程原理2.3 CPLD的結(jié)構(gòu)與可編程原理K K

10、X康芯科技康芯科技2.4.1 查找表邏輯結(jié)構(gòu)2.4.1 查找表邏輯結(jié)構(gòu)圖圖2-24 FPGA查找表單元查找表單元查找表LUT輸入1輸入2輸入3輸入4輸出2.4 FPGA的結(jié)構(gòu)與工作原理2.4 FPGA的結(jié)構(gòu)與工作原理K KX康芯科技康芯科技2.6 FPGA/CPLD產(chǎn)品概述2.6 FPGA/CPLD產(chǎn)品概述2.6.1 Lattice公司CPLD器件系列2.6.2 Xilinx公司的FPGA和CPLD器件系列2.6.1 Lattice公司CPLD器件系列2.6.2 Xilinx公司的FPGA和CPLD器件系列1.Virtex-4系列系列FPGA 2.Spartan&Spartan-3&Spart

11、an 3E器件系器件系3.XC9500&XC9500XL系列系列CPLD4.Xilinx FPGA配置器件配置器件SPROM K KX康芯科技康芯科技2.6 FPGA/CPLD產(chǎn)品概述2.6 FPGA/CPLD產(chǎn)品概述2.6.3 Altera公司FPGA和CPLD器件系列2.6.3 Altera公司FPGA和CPLD器件系列1.Stratix II 系列系列FPGA 2.ACEX系列系列FPGA 3.MAX系列系列CPLD 4.Cyclone系列系列FPGA低成本低成本FPGA 5.Cyclone II系列系列FPGA 6.MAX II系列器件系列器件7.Altera宏功能塊及宏功能塊及IP核核

展開閱讀全文
溫馨提示:
1: 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
5. 裝配圖網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

相關(guān)資源

更多
正為您匹配相似的精品文檔
關(guān)于我們 - 網(wǎng)站聲明 - 網(wǎng)站地圖 - 資源地圖 - 友情鏈接 - 網(wǎng)站客服 - 聯(lián)系我們

copyright@ 2023-2025  zhuangpeitu.com 裝配圖網(wǎng)版權(quán)所有   聯(lián)系電話:18123376007

備案號(hào):ICP2024067431號(hào)-1 川公網(wǎng)安備51140202000466號(hào)


本站為文檔C2C交易模式,即用戶上傳的文檔直接被用戶下載,本站只是中間服務(wù)平臺(tái),本站所有文檔下載所得的收益歸上傳人(含作者)所有。裝配圖網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)上載內(nèi)容本身不做任何修改或編輯。若文檔所含內(nèi)容侵犯了您的版權(quán)或隱私,請(qǐng)立即通知裝配圖網(wǎng),我們立即給予刪除!